Count flag ch dùng read only, the hi n counter c m v 0 hay cha k t thi i m mình read only l n cu i cùng (t i thi i m cu i cùng); nh 1 c báo counter (reference value) ã c m v 0.

| Bits    | TYPE    | Name           | Function                                                                                              |  |  |
|---------|---------|----------------|-------------------------------------------------------------------------------------------------------|--|--|
| [31:17] | -<br>RO | -<br>COUNTFLAG | Reserved.                                                                                             |  |  |
| [16]    |         |                | Indicates whether the counter has counted to 0 since the last read of this register:                  |  |  |
|         |         |                | 0 timer has not counted to 0.                                                                         |  |  |
|         |         |                | 1 timer has counted to 0.                                                                             |  |  |
|         |         |                | COUNTFLAG is set to 1 by a count transition from 1 to 0.                                              |  |  |
|         |         |                | COUNTFLAG is cleared to 0 by a read of this register, and by any write to the Current Value register. |  |  |

## $C = 1 \text{ thì count s} \quad t \quad 0 \text{ v} \quad 1 \text{ (set c} \quad l\text{en)}$

Còn clear v 0 b ng cách read thanh ghi này và vi t b t c th gì vào current value reg này. Và nó s clear (nh c trên là write vào thanh ghi này thì nó s xoá flag này luôn).

| [2] | RW | CLKSOURCE | Indicate  | s the SysTick clock source:                                         |
|-----|----|-----------|-----------|---------------------------------------------------------------------|
|     |    |           | 0         | SysTick uses the optional external reference clock.                 |
|     |    |           | 1         | SysTick uses the processor clock.                                   |
|     |    |           | If no ext | ternal clock is provided, this bit reads as one and ignores writes. |

Clock source, ây có bit clock source ch n ngu n clock, n u b ng 0 thì systick s d ng 1 optional khác bên ngoài. Còn b ng 1 thì systick s d ng processor clock luôn, là nó s d ng clock c a b vi x lý

If no external clock is provided, thì bit này nó b ng 1 và b qua vi c write.

# Bit này th ng s c

Figure B3-9 shows the SYST CSR bit assignments.



Có giá tr b ng 1, ây có giá tr khi reset

Có 2 giá tr000 và 004, khi reset có giá tr1à 04 có ngh a là bit th3 bng 1 (100B = 4D) thì systick sd ng 1 processor clock



Thì có ngh a là vi c này nó ch n clock bên ngoài (1Mhz)

| [1] | RW | TICKINT | Indicates whether counting to 0 causes the status of the SysTick exception to change to pending: |                                                                                                                                       |  |
|-----|----|---------|--------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|--|
|     |    |         | 0                                                                                                | count to 0 does not affect the SysTick exception status.                                                                              |  |
|     |    |         | 1                                                                                                | count to 0 changes the SysTick exception status to pending.                                                                           |  |
|     |    |         |                                                                                                  | g the value of the counter to 0 by writing zero to the SysTick Current gister to 0 never changes the status of the SysTick exception. |  |

TICKINT, cái này c dùng enable interrupt

Khi nó b ng 0 có ngh a là khi  $m \ v \ 0$  thì nó s ko nh h ng n systick exception status

Còn b ng 1 thì khi m v 0 nó s thay i exception status sang tr ng thái ch , và nó c xem là cái interrupt.

| [0] | RW | ENABLE | Indicates | s the enabled status of the SysTick counter: |  |
|-----|----|--------|-----------|----------------------------------------------|--|
|     |    |        | 0         | counter is disabled.                         |  |
|     |    |        | 1         | counter is operating.                        |  |

Cái cu i cùng là enable mình enable cái systick

ó là thanh ghi u tiên

Gi là thanh ghi ti p theo RVR

#### B3.3.4 SysTick Reload Value Register, SYST\_RVR

The SYST\_RVR Register characteristics are:

Purpose Sets or reads the reload value of the SYST\_CVR register.

Usage constraints There are no usage constraints.

Configurations The register is only present if the optional system timer is implemented, otherwise the

egister is reserved

Attributes See Table B3-15.

Figure B3-10 shows the SYST\_RVR bit assignments.



Có 24 bit value t 0 n 23, giá tr max là  $2^24 = 16$ tr.



Table B3-15 SYST\_RVR bit assignments

| Bits    | Name   | Function                                                                 |
|---------|--------|--------------------------------------------------------------------------|
| [31:24] | -      | Reserved. RAZ/WI.                                                        |
| [23:0]  | RELOAD | The value to load into the SYST_CVR register when the counter reaches 0. |

giá tr trong thanh ghi này p vào thanh ghi current value

; nó s 1 y

#### SysTick Current Value Register, SYST\_CVR



Thì thanh ghi này v i vi c b t k vi c ghi cái gì vào thanh ghi này thì nó s clear thanh ghi này v 0. Counter s ko cung c p ...

Table B3-16 SYST\_CVR bit assignments

| Bits Name Function |         | Function                                                                            |
|--------------------|---------|-------------------------------------------------------------------------------------|
| [31:24]            | •       | Reserved. RAZ/WI.                                                                   |
| [23:0]             | CURRENT | Current counter value.  This is the value of the counter at the time it is sampled. |

Current value là 1 giá tr c a counter t i m t th i i m là mình l y m u



Figure B3-12 SYST\_CALIB Register bit assignments

Thanh ghi hi u ch nh, v i giá tr TENMS c a nó th ng là 1 thanh ghi read only thôi m c ích c a thanh ghi này là nó hi u ch nh cho output c a nó

| Purpose           | Reads the calibration value and parameters for SysTick.                                                       |   |
|-------------------|---------------------------------------------------------------------------------------------------------------|---|
| Usage constraints | There are no usage constraints.                                                                               |   |
| Configurations    | The register is only present if the optional system timer is implemented, otherwise the register is reserved. |   |
| Attributes        | See Table B3-17.                                                                                              | 劉 |

cho interrupt sinh ra 1 cái chu k là úng 10ms thì nó s t ng hi u ch nh v i i u ki n là mình ang s d ng v i clock là giá tr maximum cho phép.

Ví d clock ó cho phép s d ng t i 48Mhz thì c n config ntn ó clock u vào c a nó là 48Mhz thì cái calibration này m i phát huy c tác d ng, nó m i ra c úng th i gian là 10ms

Table B3-17 SYST\_CALIB Register bit assignments

| Bits    | Name  | Function                                                                                                  |                                                                                                                                                |  |  |  |  |
|---------|-------|-----------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| [31]    | NOREF | Indicates w                                                                                               | hether the IMPLEMENTATION DEFINED reference clock is provided:                                                                                 |  |  |  |  |
|         |       | 0                                                                                                         | the reference clock is implemented.                                                                                                            |  |  |  |  |
|         |       | 1                                                                                                         | the reference clock is not implemented.                                                                                                        |  |  |  |  |
|         |       | When this bit is 1, the CLKSOURCE bit of the SYST_CSR register is forced to 1 and cannot be cleared to 0. |                                                                                                                                                |  |  |  |  |
| [30]    | SKEW  | Indicates whether the 10ms calibration value is exact:                                                    |                                                                                                                                                |  |  |  |  |
|         |       | 0                                                                                                         | 10ms calibration value is exact.                                                                                                               |  |  |  |  |
|         |       | 1                                                                                                         | 10ms calibration value is inexact, because of the clock frequency.                                                                             |  |  |  |  |
| [29:24] |       | Reserved.                                                                                                 |                                                                                                                                                |  |  |  |  |
| [23:0]  | TENMS | 100 Comp. 100 Co. S.                                                  | holds a reload value to be used for 10ms (100Hz) timing, subject to system clock s. If this field is zero, the calibration value is not known. |  |  |  |  |

Bit NOREF = 0 hay 1 cho reference clock c hay ko c implemented.

Khi bit này b ng 1 thì ... và ko th clear v 0.

Nó s ph thu c vào thanh ghi SYS\_CSR; reference clock ko c implemented thì b t bu c CLOCKSOURCE trong thanh ghi CSR này nó ph i b ng 1 và ko th clear v 0 c.

| [2] | RW | CLKSOURCE | Indicate  | s the SysTick clock source:                                        |
|-----|----|-----------|-----------|--------------------------------------------------------------------|
|     |    |           | 0         | SysTick uses the optional external reference clock.                |
|     |    |           | 1         | SysTick uses the processor clock.                                  |
|     |    |           | If no ext | ternal clock is provided, this bit reads as one and ignores writes |

Bên c nh ó c ng th y, khi bit này b ng 1 (n u ko có external clock c provided thì bit này b ng 1 và b qua vi c vi t)

| 30] | SKEW | Indicates whether the 10ms calibration value is exact: |                                                                    |  |  |
|-----|------|--------------------------------------------------------|--------------------------------------------------------------------|--|--|
|     |      | 0                                                      | 10ms calibration value is exact.                                   |  |  |
|     |      | 1                                                      | 10ms calibration value is inexact, because of the clock frequency. |  |  |

Skew là ch ra cái 10ms này có úng hay ko

| [23:0] | TENMS | Optionally, holds a reload value to be used for 10ms (100Hz) timing, subject to system clock |
|--------|-------|----------------------------------------------------------------------------------------------|
|        |       | skew errors. If this field is zero, the calibration value is not known.                      |

Field cu i cùng này t ng t nh thanh ghi reload value này nh ng mà nó t ng ghi vào ch mình ko c n tính toán write vào ây



Figure B3-12 SYST\_CALIB Register bit assignments

Mà nó t write vào 10ms, t tính toán ghi vào thanh ghi read load value này

Figure B3-10 shows the SYST\_RVR bit assignments.



Figure B3-10 SYST\_RVR bit assignments

RM c a con chip nào c ng có b ng ntn



Figure 5-1. Clocking diagram

ây là b ng phân ph i clock, ng i, các b nhân b chia, các b ch n clock thì mình thông qua diagram này mình xác nh c cái systick c a mình nó s l y clock nào, hi n t i ang l y clock nào và mình mu n i u ch nh nó vào clock khác th c hi n nh ng cái gì

Trong kh i này có SIM dùng ch n clock, c ng có các b chia và 1 kh i ây là MCG và kh i system oscillator có u vào n i v i th ch anh ngoài, hay th ch anh RTC.

Tr c tiên c n bi t systick c a mình ang dùng clock nào thì m i i u ch nh cho t n s c a clock ó c. th ng thì nó s dùng clock c a core



còn ây s có 1 s option clock cho cái perip.

d i thì có



Còn các clock cho perip này thì xem module clock

## 5.7 Module clocks

The following table summarizes the clocks associated with each module.

Table 5-2. Module clocks

| Module              | <b>Bus interface clock</b> | Internal clocks                                           | I/O interface clocks |
|---------------------|----------------------------|-----------------------------------------------------------|----------------------|
|                     | Core                       | modules                                                   |                      |
| ARM Cortex-M0+ core | Platform clock             | Core clock                                                | -                    |
| NVIC                | Platform clock             | _                                                         | -                    |
| DAP                 | Platform clock             | <del>-</del>                                              | SWD_CLK              |
|                     | Syster                     | n modules                                                 |                      |
| DMA                 | System clock               | _                                                         | -                    |
| DMA Mux             | Bus clock                  |                                                           | _                    |
| Port control        | Bus clock                  | _                                                         | -                    |
| Crossbar Switch     | Platform clock             | <u> </u>                                                  | -                    |
| Peripheral bridges  | System clock               | Bus clock                                                 | _                    |
| LWU, PMC, SIM, RCM  | Bus clock                  | LPO                                                       | -                    |
| Mode controller     | Bus clock                  | _                                                         | -                    |
| MCM                 | Platform clock             | _                                                         | -                    |
| Watchdog timer      | Bus clock                  | LPO                                                       | _                    |
|                     | С                          | locks                                                     |                      |
| MCG                 | Bus clock                  | MCGOUTCLK, MCGPLLCLK,<br>MCGFLLCLK, MCGIRCLK,<br>OSCERCLK | -                    |
| osc                 | Bus clock                  | OSCERCLK                                                  | _                    |

Table continues on the next page...

Nó s có clock cho th ng COP thì

## 5.7.2 COP clocking

The COP may be clocked from two clock sources as shown in the following figure.



Thì nó s s d ng clock gì, nó có th dùng 2 clock LPO ho c Busclock thông qua thanh ghi SIM\_COPCTRL[COPCLKS] ch n 1 trong 2 clock trên

## 5.7.3 RTC clocking

The RTC module can be clocked as shown in the following figure.

#### NOTE

The chosen clock must remain enabled if the RTC is to continue operating in all required low-power modes.



Mình có th ch n 1 trong 3 input thông qua thanh ghi SIM\_SOPT1[ÓC32SEL] t ng t cho các ngo i vi khác

# 5.7.9 UART clocking

The UART0 module has a selectable clock as shown in the following figure. UART1 and UART2 modules operate from the bus clock.

#### NOTE

The chosen clock must remain enabled if the UART0 is to continue operating in all required low-power modes.



ch n c clock cho UART thì c n ch n 2 cái bit này SIM\_SOPT2[PLLFLLSEL] và SIM\_SOPT2[UARTSRC].

ây là clock cho ngo  $\, i \, vi , \, NH \, \, NG$  systick ko ph $\, i \, ngo \, \, i \, vi \, ma$  nó n $\, \, m$  trong core cho nên nó s $\, \, 1 \, \, y \, \, clock \, c \, \, a$  core

## 5.4 Clock definitions

The following table describes the clocks in the previous block diagram.

| Clock name     | Description                          |
|----------------|--------------------------------------|
| Core clock     | MCGOUTCLK divided by OUTDIV1         |
|                | Clocks the ARM Cortex-M0+ core.      |
| Platform clock | MCGOUTCLK divided by OUTDIV1         |
|                | Clocks the crossbar switch and NVIC. |
| System clock   | MCGOUTCLK divided by OUTDIV1         |
|                | Clocks the bus masters directly .    |

Table continues on the next page...

KL46 Sub-Family Reference Manual, Rev. 3, July 2013

124 Freescale Semiconductor, Inc.

|             | Chapter 5 Clock Distributi                                                                               |
|-------------|----------------------------------------------------------------------------------------------------------|
| Clock name  | Description                                                                                              |
| Bus clock   | System clock divided by OUTDIV4.                                                                         |
|             | Clocks the bus slaves and peripherals.                                                                   |
| Flash clock | Flash memory clock                                                                                       |
|             | On this device, it is the same as Bus clock.                                                             |
| MCGIRCLK    | MCG output of the slow or fast internal reference clock                                                  |
| MCGOUTCLK   | MCG output of either IRC, MCGFLLCLK, MCGPLLCLK, or MCG's external reference clock that sources the core. |

d i này c ng có definitons cái clock name là gì và mô t c a nó. Thì core clock là clock cho arm coretex M0+ thì systick ang s d ng cái này. ây c ng có mô t các clock name

## 5.4.1 Device clock summary

The following table provides more information regarding the on-chip clocks.

Table 5-1. Clock summary

| Clock name | Run mode clock frequency | VLPR mode clock frequency | Clock source | Clock is disabled when                                                                                                 |
|------------|--------------------------|---------------------------|--------------|------------------------------------------------------------------------------------------------------------------------|
| MCGOUTCLK  | Up to 100 MHz            | Up to 4 MHz               | MCG          | In all stop modes<br>except for partial stop<br>modes and during PLL<br>locking when<br>MCGOUTCLK derived<br>from PLL. |
| MCGFLLCLK  | Up to 48 MHz             | N/A                       | MCG          | MCG clock controls are<br>not enabled and in all<br>stop modes                                                         |

Table continues on the next name

ây thì nó s trình bày ra khi ch run mode thì clock này có th c ch n maximum là bao nhiêu, nó cho phép max là bao nhiêu, t n s là bao nhiêu, còn ch VLPR là lowpower là ti t ki m n ng l ng thì t n s s th p h n.

Clock source là ngu n clock t âu, thì quay l i b ng này phân tích



Sys tick s 1 y t core clock thì mình s dò ng c 1 i

Ch này outdiv 1 có ngh a là coi nh nó ko chia



n ây dò ti p MCGOUTCLK xem nó ch n clock source cho clock nào (1 trong 3 u vào này)

# 24.3.1 MCG Control 1 Register (MCG\_C1)



| Field        | Description                                                                     |
|--------------|---------------------------------------------------------------------------------|
| 7–6<br>CLKS  | Clock Source Select                                                             |
|              | Selects the clock source for MCGOUTCLK.                                         |
| _            | 00 Encoding 0 — Output of FLL or PLL is selected (depends on PLLS control bit). |
| 2.5          | 01 Encoding 1 — Internal reference clock is selected.                           |
|              | 10 Encoding 2 — External reference clock is selected.                           |
|              | 11 Encoding 3 — Reserved.                                                       |
| 5–3<br>FRDIV | FLL External Reference Divider                                                  |

Thì nó có 2 bit là bit 7 và bit 6. Bây gi mình gi s khi mình reset con chip thì mình s xem giá tr khi mà nó reset là bao nhiều mình bi t c là khi mình reset con chip thì nó ch n clock nào.



ây giá tr khi reset là 00 cho nên nó s 1 y output c a fll ho c pll



N u ch n c 3 thì nó s i theo 0sc clock nh v y là external reference clock

# 24.3.1 MCG Control 1 Register (MCG\_C1)

Address: 4006\_4000h base + 0h offset = 4006\_4000h



MCG\_C1 field descriptions

| Field       | Description                                                                                                                                                                                                              |
|-------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7–6<br>CLKS | Clock Source Select Selects the clock source for MCGOUTCLK.                                                                                                                                                              |
|             | <ul> <li>Encoding 0 — Output of FLL or PLL is selected (depends on PLLS control bit).</li> <li>Encoding 1 — Internal reference clock is selected.</li> <li>Encoding 2 — External reference clock is selected.</li> </ul> |
| 5–3         | 11 Encoding 3 — Reserved.  FLL External Reference Divider                                                                                                                                                                |
| FRDIV       |                                                                                                                                                                                                                          |



T EXTALO i vào.

N u b ng 1 là internal clock



N u b ng 0 thì nó s 1 y giá troutput c a fll ho c pll nó



Chính là ng này, nó s l y hay d i ph thu c vào 1 thanh ghi khác n a ch n xem là fll hay pll

|               | 1536 .                                                                                                 | - 1 |
|---------------|--------------------------------------------------------------------------------------------------------|-----|
| 2<br>IREFS    | Internal Reference Select Selects the reference clock source for the FLL.                              |     |
|               | External reference clock is selected.                                                                  |     |
|               | The slow internal reference clock is selected.                                                         |     |
| 1<br>IRCLKEN  | Internal Reference Clock Enable Enables the internal reference clock for use as MCGIRCLK.              |     |
|               | 0 MCGIRCLK inactive.                                                                                   |     |
|               | 1 MCGIRCLK active.                                                                                     |     |
| 0<br>IREFSTEN | Internal Reference Stop Enable                                                                         |     |
|               | Controls whether or not the internal reference clock remains enabled when the MCG enters Stop mode.    |     |
|               | 0 Internal reference clock is disabled in Stop mode.                                                   |     |
|               | 1 Internal reference clock is enabled in Ston mode if IRCL KEN is set or if MCG is in FEL FRL or RI PI |     |

Thy internal reference select, nó s chon clock source cho fll là thanh ghi này



Còn ch này ch n fll hay pll





Bit PLLS thì nó s: i u khi n PLL ho c FLL output nó c ch n nh là 1 MCG source



N u bit này b ng 0 thì FLL c ch n và b ng 1 thì PLL c ch n. tuy nhiên n u PLL c ch n thì thêm 1 s i u ki n n a.

Thì mình c n xem PLLS này ang có giá tr là bao nhiều (khi reset ang có giá tr b ng 0). Nh v y nó ch n FLL ch ko ch n PLL



Bit này s ch n clock source cho FLL, bit này s 1 y internal clock, 1 ngu n clock n i r t th p 32kHz ho c nó l y t FRDIV. B ng 0 thì nó s ch n external thì nó l y d i, còn n u b ng 1 thì nó s l y low internal reference clock là m c trên.



Nh v y giá tr khi reset là 1



Nhìn vào bit th 2 IREFS thì nó s d ng slow ...



Nh v y core clock c a mình ây là ? B FLL ây là b nhân giá tr (32768Hz) v i FLL Factor ra giá tr DCO Range

וויסע\_סי וויסט מוסטווףוויסוס (סטווווים איסווים וויסע

| Field | Description |       |                                                           |            |             |  |  |
|-------|-------------|-------|-----------------------------------------------------------|------------|-------------|--|--|
|       |             |       | r the DCO frequency range<br>in this source should not ex |            | d maximums. |  |  |
|       | DRST_DRS    | DMX32 | Reference Range                                           | FLL Factor | DCO Rang    |  |  |
|       | 00          | 0     | 31.25-39.0625 kHz                                         | 640        | 20-25 MM    |  |  |
|       |             | 1     | 32.768 kHz                                                | 732        | 24 MHz      |  |  |
|       | 01          | 0     | 31.25-39.0625 kHz                                         | 1280       | 40-50 MHz   |  |  |
|       |             | 1     | 32.768 kHz                                                | 1464       | 48 MHz      |  |  |
|       | 10          | 0     | 31.25-39.0625 kHz                                         | 1920       | 60-75 MHz   |  |  |
|       |             | 1     | 32.768 kHz                                                | 2197       | 72 MHz      |  |  |
|       | 11          | 0     | 31.25-39.0625 kHz                                         | 2560       | 80-100 MH   |  |  |
|       |             | 1     | 32.768 kHz                                                | 2929       | 96 MHz      |  |  |

V y t n s qua FLL cao h n g p x l n. B nhân này c config qua thanh ghi MCG\_C4

## 24.3.4 MCG Control 4 Register (MCG\_C4)

#### NOTE

Reset values for DRST and DMX32 bits are 0.

Address: 4006\_4000h base + 3h offset = 4006\_4003h

| Bit           | 7     | 6    | 5    | 4  | 3   | 2   | 1  | 0       |
|---------------|-------|------|------|----|-----|-----|----|---------|
| Read<br>Write | DMX32 | DRST | _DRS |    | FCT | RIM |    | SCFTRIM |
| Reset         | 0     | 0    | 0    | x* | x*  | x*  | x* | x*      |

<sup>\*</sup> Notes

- x = Undefined at reset.
- A value for FCTRIM is loaded during reset from a factory programmed location. x = Undefined at reset.

#### MCG\_C4 field descriptions

| Field      | Description                                                                                                              |
|------------|--------------------------------------------------------------------------------------------------------------------------|
| 7<br>DMX32 | DCO Maximum Frequency with 32.768 kHz Reference                                                                          |
| DIVIAGE    | The DMX32 bit controls whether the DCO frequency range is narrowed to its maximum frequency with a 32.768 kHz reference. |
|            | Table continues on the next page                                                                                         |
|            | KL46 Sub-Family Reference Manual, Rev. 3, July 2013                                                                      |
|            |                                                                                                                          |

ây có 2 cái c n quan tâm là bit DMX32 và field DRST\_DRS.

DMX32 control b ng 0 thì có default range là 25 % và b ng 1 là ...

| Field | Description |       |                                                           |            |             |  |
|-------|-------------|-------|-----------------------------------------------------------|------------|-------------|--|
|       |             |       | r the DCO frequency range<br>in this source should not ex |            | d maximums. |  |
|       | DRST_DRS    | DMX32 | Reference Range                                           | FLL Factor | DCO Range   |  |
|       | 00          | 0     | 31.25-39.0625 kHz                                         | 640        | 20-25 MHz   |  |
|       |             | 1     | 32.768 kHz                                                | 732        | 24 MHz      |  |
|       | 01          | 0     | 31.25-39.0625 kHz                                         | 1280       | 40-50 MHz   |  |
|       |             | 1     | 32.768 kHz                                                | 1464       | 48 MHz      |  |
|       | 10          | 0     | 31.25-39.0625 kHz                                         | 1920       | 60-75 MHz   |  |
|       |             | 1     | 32.768 kHz                                                | 2197       | 72 MHz      |  |
|       | 11          | 0     | 31.25-39.0625 kHz                                         | 2560       | 80-100 MHz  |  |
|       |             | 1     | 32.768 kHz                                                | 2929       | 96 MHz      |  |

a t n s ch này là 32768 Hz luôn.

Khi nó b ng 0 thì nó có kho ng ntn là t 3125-39.0625 kHz là vì khi NSX thi t k thì ng i ta ko có chính xác c t n s cho nên h có kho ng ntn hi u ch nh, nó bao nhiêu Hz còn ph thu c vào TRIM value n a vi t ra c TRIM value và t ó tính ra c t n s hi n t i ang là bao nhiêu, thì ây mình có th m c nh nó là 32768 luôn. Nh ng khi reset nó b ng 0, v y t n s qua FLL là 32768x640 =

# <sup>32768 × 640 =</sup> 20,971,520

## 20.9 Mhz



v y khi không config gì c thì t n s m c nh là 20.9 Mhz

$$t = (RVR +1)*T$$

$$RVR = t/T -1$$

$$RVR = t*f -1$$

 $\acute{A}$ p d ng vào công th c này tính ra c chu k interrupt, giá tr RVR, mình s ghi vào RVR thì ra c chu k interrupt theo th i gian mong mu n.

kinetic thì h  $\,$  tr  $\,$  vài default t  $\,$ n s  $\,$ , còn vi  $\,$ c config t  $\,$ n s  $\,$  thì nó t  $\,$  tính toán ra mi  $\,$ n ra  $\,$ c t  $\,$ n s  $\,$  theo yêu c  $\,$ u là  $\,$ c

kinematic thì nó define s n

# Còn mình ch c n define clock setup

# B ng 2 thì nó s ra 4Mhz

V i core clock b ng 2 thì nó define các giá tr c a các thanh ghi MCG làm sao mà cái core clock output b ng 4Mhz và bus clock là 0.8 Mhz

Và mình ch c n g i hàm SysInit

```
* @brief System clock frequency (core clock)
         The system clock frequency supplied to the SysTick timer and the processor core clock. This variable can be used by the user application to setup the SysTick timer or configure other parameters. It may also be used by debugger to query the frequency of the debug timer or configure the trace clock speed SystemCoreClock is initialized with a correct predefined value.
        extern uint32_t SystemCoreClock;
     **
* @brief Setup the microcontroller system.
          * Typically this function configures the oscillator (PLL) that is part of the 
* microcontroller device. For systems with variable clock speed it also update 
* the variable SystemCoreClock. SystemInit is called from startup_device file.
void SystemInit (void);
     =/**
    * Sbrief Updates the SystemCoreClock variable.
         * It must be called whenever the core clock is changed during program
* execution. SystemCoreClockUpdate() evaluates the clock register settings and calculates
* the current core clock.
      void SystemCoreClockUpdate (void);
 uint32_t SystemCoreClock = DEFAULT_SYSTEM_CLOCK;
void SystemInit (void) {
 /" Watchdog disable "/
mif (DISABLE MODG)

"SIM COOF: COPT-0, COPCLKS-0, COPW-0 "/
SIM->COPC = (uint32_t)@x000;
mendif /" (DISABLE_MODG) "/
mifdef CLOCK_SETUP
 #IF (RTC_CLKIN_USED)
     /* SIM-SCGCS: PORTC-1 "/
SIM-SCGCS PORTC_MASK;
/* PORTC_PCRI: ISF-0.FUXF1 "/ PORTC->PCR[] & (uint32_t)~(uint32_t)(
PORTC->PCR[] = (uint32_t)((PORTC->PCR[] & (uint32_t)~(uint32_t)(
PORT_PCR_MAX(0x006))
                            )) | (uint32_t)(
PORT_PCR_MUX(0x01)
  #endif /* (RTC_CLXIN_USED) */
      if((RCM->SRS0 & RCM_SRS0_NAKEUP_MASK) != 0x00U)
         /* VLLSx recovery */
if((PMC->REGSC & PMC_REGSC_ACKISO_MASK) != 0x00U)
              PMC->REGSC |= PMC_REGSC_ACKISO_MASK; /* Release hold with ACKISO: Only has an effect if recovering from VLLSx.*/
 /* Power mode protection initialization "/
mifdef SYSTEM_SMC_PMPROT_VALUE;
SMC_>PMPROT = SYSTEM_SMC_PMPROT_VALUE;
mendif
    /* System clock initialization */
/* Internal reference clock trim initialization */
  #if defined(SLOW_TRIM_ADDRESS)
if ( "((uint8 t*)SLOW_TRIM_ADDRESS) != @xFFU) {
                                                                                                                                                 /* Skip if non-volatile flash memory is erased */
```

Thì hàm này nó s d a theo nh ng macro mà mình ã define trên

# nó config

```
SIM->COPC = (uint32 t)0x00u;

Rendif /* (DISABLE,BDOG) */

##idef CLOCK_SETUP

/* RTC_CLKIN_USED)

/* SIM_SCOCKS: PORTC=1 */

PORTC_PCRI: ISF=0,MUC=1 */

PORTC_PCRI: ISF=0,MUC=1 */

PORTC_PCRI: ISF=0,MUC=1 */

PORT PCR ISF MASK |

PORT PCR
```

Các thanh ghi cu i cùng cho ra c t n s là 4Mhz. config c clock thì control nhi u thanh ghi

```
CASE **DARDU:

NEGOUTCLOCK ** 12000;

break;

CASE **DARDU:

NEGOUTCLOCK ** 25600;

break;

CASE **DARDU:

NEGOUTCLOCK ** 25600;

break;

CASE **DARDU:

NEGOUTCLOCK ** 25600;

break;

CASE **DARDU:

NEGOUTCLOCK ** 21970;

break;

CASE **DARDU:

NEGOUTCLOCK ** 21970;

break;

default:

break;

break;
```

Hàm SysCoreClockUpdate có m c ích là s thay i giá tr SysCoreClock t i vì khi mình config b chia, mình ch bi t c t n s ây là bao nhiều



Và mình config nh ng b nhân, chia xong r i nó ra t n s ch kia là bao nhiều, cái này là do mình t tính ra c thôi

Còn ch ng trình ch bi t control các thanh ghi nhân chia này bao nhiều, ch n ngu n nào còn cu i cùng áp s là t n s bao nhiều thì nó ko bi t.

Gi s mình tính ra ây là 24Mhz



Làm sao bi t ây là úng 24Mhz, th ng thì verify c úng 24 Mhz hay ko thì mình code 1 vài ng d ng t o ra 1 xung và mình o xem nó có úng xung nh mình mong mu n ko, n u nó b 1 ch thì ch c ch n do cái ngu n clock c a mình ko úng. Ngu n clock ang tính toán ko úng. Mình s 1 y 24Mhz tính toán nh ng th c t output ra ko ph i 24Mhz thì nó cho ra 1 xung ko úng.

Còn config nh th này thì có 1 hàm h tr cho mình giá tr systemcoreclock

N u 1 ng i nào ó config b chia b nhân thì mình g i hàm system core clock update thì mình có c giá tr bi n t n s c a nó trong này luôn

```
) /* (!((MCG-)C1 & MCG_C1_CLKS_MASK) == 0x80U)) */

*** (MCGOUTClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (MCGOUTClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT))));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT)));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT)));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT)));

*** (mcGoutClock / (0x80U + ((SDM-)CLKDIV1 & SDM_CLKDIV1_OUTDIV1_MASK) >> SDM_CLKDIV1_OUTDIV1_SHIFT)));

*** (mcGoutClock / (0x80U + (0x80U +
```

Nó ko sp vi c mình thay i, config, mu n thay i clock thì ph i t code.

Ngoài ra còn có nh ng control mcg khác nhau n a

Vi t 1 example s d ng default clock (20.9 Mhz) mình tính toán

C n set up reload value tr c vì n u set up enable clock source tr c thì nó ch y m t r i.



Mình mu n chu k wrap này là 1 ms, mình mu n delay 1 ms thôi cái flag nó set lên  $RVR = 1^*$ , mà cái này ang tính theo n v ms nên

Cái này là s $\,l\,$  nên nó gây ra sai s $\,$ , mình c $\,n$  gi  $\,m$  thi  $\,u$  t $\,n$  s $\,$  b $\,ng$  cách config l $\,i$  t $\,n$  s $\,$  ây



nó cho ra t n s ch n thì ít sai s h n. Thì ây, giá tr c a mình là 20970

```
t = (RVR +1)*T

RVR = t/T -1

RVR = t*f -1

RVR = 20971520*1/1000-1=20970
```

Ghi vào thanh ghi RVR này, vì nó là 24 bit nên mình c n tính toán giá tr sao cho nó thu c 0 n 2^24 -1 thôi.

L u ý là mình ang config cho nó úng 1ms, 1 u ý nh ng s này là 32 bit



Mình c n tính toán ch này n m trong ph m vi 32 bit

```
20971520*1/:
```

Mình nên chia tr cri nhân sau

```
20971520*1000/
(v t ngoài uint32_t)

yoid sys_init()

{
    SysTick->LOAD = SystemCoreClock*1/1000 -1;
    SysTick->CTRL = (SysTick_CTRL_CLESCURCE_Msk|SysTick_CTRL_EMABLE_Msk);
    yoid delay_ms(uint32_t t_ms)
```

Khi mình g i systick thì nó b t u m r i và current value b t u load cái giá tr c a reload value vào và sau ó b t u count down và khi nó v 0 thì nó s set flag lên thì mình ã bi t là nó ã tr i qua c 1 ms.

```
void delay_ms(uint32_t t_ms)

{
    int main(void)
    initPin();
    sys_init();
    shile (1)
    {
        GPIO_DRV_Toggle_Bit(RED_LED_PIN);
        delay_ms(500);
    }
}
```

V y làm sao delay úng tham s mình a vào?

Ch này thì mình s write vào current value, cái val này là current value, mình s write vào 0.

```
void delay_ms(uint32_t t_ms)
{
   SysTick->VAL = 0;
}
```

khi mình write vào current value thì cái current value reset v 0 và cái c count flag s c clear luôn. Khi mình write th này thì nó s b t u m l i t u thì mình s i (while())

Mình s có 2 vòng while, u tiên ki m tra t\_ms l n h n ko hay ko và vòng while i count flag set lên thì count flag thì mình s l y thông qua thanh ghi control và mình and v i systick control count flag, sau khi th ng này nó b ng 0, t c là sau khi c count flag này ch a c set lên và nó s i trong này, khi count flag set lên thì 1ms

Thì mình s tr tr th ng t\_ms này

```
void delay_ms(uint32_t t_ms)
{
    SysTick->VAL = 0;
    while ( t_ms > 0)
    {
        t_ms_-;
        while((SysTick->CTRL & SysTick_CTRL_COUNTFLAG_Msk) == 0)
    }
}
int main(void)
```

nó s tr i 500 l n, t\_ms v 0 thì nó s out ra.

Nh v y thì nó s delay c 500ms

trong vòng while th $\,2$  thì mình th $\,$ ng s $\,$ read thanh ghi này 1 l $\,$ n n $\,$ a, m $\,$ c $\,$ ích là nó clear COUNT FLAG này

```
void delay_ms(uint32_t t_ms)

{
    SysTick->VAL = 0;
    while ( t_ms >0) {
        t_ms--;
        while((SysTick->CTRL & SysTick_CTRL_COUNTFLAG_Msk) == 0) {
            (uint32_t)SysTick->CTRL
        }
}
```

Cái ho t ng read thì nó s t ng clear c này i

Nh v y ã c implement xong ph n delay t ng này ms

```
SysTick->VAL = 0;
```

L u ý ch này khi reset thì nó b ng 0, còn ch delay này

```
void Soloy ma(uint32_t t_ms)
{
SysTick->VAL = 0;
while ( t_ms >0)
{
   t_ms--;
   while((SysTick->CTRL & SysTick_CTRL_COUNTFLAG_Msk) == 0)
   {
     (uint32_t)SysTick->CTRL;
   }
}
```

Thì m c ích c a nó là

T i vì n u mình ko clear cái current thì ví d current lúc này ang nh y vào th ng delay vì nó ã c t o trên này r i

cho nên là nó ang m xu ng. n u mà mình nh y vào hàm delay lúc ó current value không còn v trí u mà nó n m gi a ch ng h n thì nó s sai s 1 o n ngay ch này



Nó ko ph i 1 wrap duration mà ch là 1 ph n c a 1 wrap duration mà thôi.

Clear current value v 0 thì c ng clear flag luôn và sau ó thì nó c ng load l i luôn giá tr current value này b ng giá tr LOAD này



Bài t p là toggle 2 led v i 2 t n s khác nhau

Cái software timer thì nh cái tên c a nó là timer ph n m m, nó ch d a trên 1 cái hardware (chính là systick) còn Swtimer là ph n m m do mình code, do mình implement d a trên 1 cái HW là systick mình t o ra nhi u b timer nh ng th c t trên HW nó l i ch có 1 timer thôi. Nh ng b timer ó dùng toggle 2 led v i 2 t n s khác nhau.

Bài trên (systick) m c ích là nghiên c u v clock, thay i clock thì config nh th nào sau này nh ng bài sau h c v timer thì ph i config timer v ch n s mình tính, còn ây là l s nên mình khó tính và sinh ra sai s

Bây gi chuy n sang ng t thì mình enable thêm ng t

```
}
void initSysTick()

{
    SysTick->LOAD = SystemCoreClock*1/1000-1;
    SysTick->CTRL = SysTick_CTRL_CLKSOURCE_Msk | SysTick_CTRL_ENABLE_Msk | SysTick_CTRL_TICKINT_Msk ;
}
```

Thì khi count m v 0 và nó sinh ra ng t, nó s nh y n 1 handler và mình



Hàm này khi có interrupt x y ra thì có ngh a là c này c set lên

```
& SysTick_CTRL_COUNTFLAG_Msk) =
CTRL .
```

Thì nó s nh y nhàm interrupt này (symbol c a nó có trong asm) là SysTick\_Handler

ây ví d mình khai báo 1 bi n.

```
void SysTick_Handler()
{
    count++;
    (uint32_t) sysTick_>CIRL;
}
```

Dòng th 2 là read, t c là clear c ó i.

Bây gi ko s d ng hàm delay n a



Mình s d ng lib mà mình ã vi t ra r i và toggle 2 led v i 2 t n s khác nhau.

M c ích là t ng ng d ng ngta s d ng nh th này:

Ng i ta mu n a vào thông s có n v là ms. Mình mu n b software nào, ví d b softwar timer 0 ch ng h n



b sw timer sinh ra callback m i 500ms, m i 500ms thì

g i 1 function callback (callbackfunction do minh t code)



Ko ph i handler nh th này t vector ng t tr ra r i,  $\delta$  là ng t do ph n c ng,  $\hat{a}$ y mình implement sw timer do mình t thi t k





C m i 500ms thì cái call back function c g i

Mình s c n thêm function enable n a



cho b sw này enable

Ví d ây mình set up 1 b sw timer khác, 1000 này s g i n 1 hàm khác

```
software_timer_set_alarm(0,500);
software_timer_set_alarm(1,1000);
```

Mình s có thêm 1 cái n a là sw reg callback, là ng ký 1 function callback

Cái này thì bài C c ng có r i, ây s d ng function pointer, mình s a vào 1 tên function

Ví d  $\hat{a}$ y mình config 2 tham s , tham s th nh t là mình config cho b timer nào và cái th  $\hat{a}$  là tên function



Nh th này có ngh a là khi mà mình config cho b timer 0, c m i 500ms thì nó l i g i 1 cái call back function, và cái callback function ó c define là user 0



M i 500ms thì 1 i g i n user 0

T ng t v i user 1



Sau ó là enable. ây là nh ng cái mà ng i dùng s d ng

Khi g i nh ng cái api nh th này thì timer s m và khi 500 thì g i n user 0 và 1000ms thì g i n user 1.

làm de cái này thì s d ng systick

ây là 1 cái hw timer



Còn sw timer là do mình implement

Ý t ng ây là s d ng systick sinh ra 1 ng t v i n v là 1 ms



C 1ms thì sinh ra 1 interrupt

Không có gi i h n cho vi c t o n b sw timer, ko b gi i h n ph n c ng.



Sw timer này ph i gi c 1 giá tr 500, sau ó thì c m i 1 n interrupt thì ây có 1 ch ng trình code là systick handler, m i 1 n interrupt ntn là tr i qua 1ms thì mình s tr i giá tr count





N u thg này b ng 0 thì g i user 1

Bình th ng hw t ng

Còn sw thì t tr, m i l n có interrupt thì t tr

software\_timer\_register\_callback(0,user0);
software\_timer\_register\_callback(1,user1);

user function thì mình bi t c thông qua

hàm này register callback a xu ng lib a ch nào c a hàm này.

Thì ây là ví d cho sw timer0

Nh ng b sw này u ph i c x lý khi 1 s ki n ng t c a systick x y ra thì mình ph i x lý h t t c b timer này.

Mình có th làm r t nhi u b sw timer khác nhau v i chu k ng t khác nhau nh ng th c t ch có 1 b hw timer, nó ch tiêu t n tài nguyên c a 1 systick nh th này thôi, còn nh ng sw timer kia là do th vi n.



Function pointer này khi mình làm d  $\,$  án, nó s  $\,$  g  $\,$  i qua các layer v  $\,$  i nhau b  $\,$  ng các function pointer

Thay vì t là count thì t là current value



Cho ng i dùng setup nh th này r i nó tr tr xu ng

Mình s làm 1 b sw timer count down cho gi ng systick, mình s có 1 cái load value



là thông s ng i dùng s d ng thông qua API này (500)

Mình s 1 y thông s này i n vào load value

Thông s th 3 mà mình c n là function



Nó s ch a a ch c a ng i dùng h ng ký call back này

Ví d h mu ng i nuser 0 thì sw này c ng ph i có 1 bi n l u c a ch c a user 0 khi mà current value này v 0 thì nó s g i n Func



1 cái cu i cùng là mình c n enable và c ng c n ph i có disable



B ng 0 thì disable (EN có ki u d li u là boolean là 0 or 1 thôi)

Khi nó enable lên nó thì count th  $\,$ ng current value xu  $\,$ ng. còn khi  $\,$ EN  $\,$ b  $\,$ ng  $\,$ 0 thì  $\,$ mình disable  $\,$ i thì th  $\,$ ng current value  $\,$ =  $\,$ 0, có  $\,$ c count hay ko và  $\,$ d  $\,$ a theo th  $\,$ ng  $\,$ EN  $\,$ b  $\,$ ng  $\,$ 1 hay ko thì cái  $\,$ ó



T tc nh ng th ng này u ph i sw h tch ko nh HW



Khi mình g i hàm này thì nó s tác ng n bi n EN c a timer 1

Còn disable 0 vào timer 0 thì nó s tác ng n EN c a timer0

C a sw timer nào thì ch tác ng n ph n t c a sw ó thôi. Mình s c nh 10 b sw ntn, có th khai báo nó nh là 1 m ng c ng c, ko c n ph i c p phát ng



M i ph n t u có 1 tham s / ph n t nh th này thì mình s ng d ng structure thay th minh s d ng type define.

Tránh ghi nh m v i systick

```
count0 =0? /
typedef sw_timer
{

uint32_t Current_value;
uint32_t Load_Value;
func;
bool en;
}
```

Khi mình define ntn thì mình define 1 m ng có type ntn:

```
sw_timer Sw_Timer_Array [10]
```

Ngoài ra nh ng hàm v systick ví d nh mình c n init systick r i các th, mình c n init cái t o ra systick là bao nhiều n a b i vì cái systick mình ang m c nh m i l n interrupt là tr i qua 1 ms

còn cái c u thành cho nó có 1ms hay ko và mình c n có 1 API ng i dùng g i t trên này xu ng.

H mu n c u thành Systick là 1 API

N u mình set up systick này có chu k l n h n 1ms thì nó ra c chu k chính xác call back c n function này

```
software_timer_set_alarm(0,500);
software_timer_set_alarm(1,1000);

software_timer_register_callback(0,user0);
software_timer_register_callback(1,user1);
```



SysTick Handler ...

Ph n này có th g i xu ng systick nh hôm tr c ã implement ph n HAL và ph n driver

Thì th ng này s n m layer th p nh t. ph n systick này có th phía d i. nh ng b software timer s thu c ph n driver thì mình s b vào trong layer driver.

Mình define các hàm user 0 và user r i sau ó toggle led trong này

